產品詳細介紹 I350T4
效率綜合switching-voltage
調節(jié)閥(SVR),總體減少BOM
成本和設計的復雜性。它的設計也
使一個更高效的電源供應
組件。
減少能力和力量的
功能的需求
英特爾公司的研究方法將阿茲* 802.3
發(fā)生在破裂,離開很長一段時間
無所事事的。IEEE 802.3阿使
網(wǎng)絡接口進入一個Low-Power-Idle(LPI)模式當適配器
發(fā)現(xiàn)網(wǎng)絡連接不受
充分利用。這使鏈接合作伙伴
節(jié)約能源騎自行車遞進
和LPI州。
操作最大效率
英特爾的并聯(lián)機床提供了一種新方法
操作叫做“直接存儲器存取各個!斑@
改變系統(tǒng)行為的局域網(wǎng)
界面,通過改變頻率
分組數(shù)據(jù)
低功耗狀態(tài)比它可能
選擇。
當CPU醒來,?過程網(wǎng)絡
本文來自服務器配置網(wǎng)
活動中,操作系統(tǒng)能
運行在更高的效率,因為
軟件有更多的“工作”為任何
給打斷?捎^測到的效應,
與基準,是隨著增加
網(wǎng)絡I / O塊大小,CPU的使用率下降
和I / O帶寬增加。
圖1顯示沒有直接存儲器存取
各個平臺是典型的保持
在更高的電源狀態(tài)。垂直
線顯示隨機n
實驗
實驗中使用一個英特爾??Urbanna DP
平臺如下:
1。網(wǎng)絡負載變化
2。中斷適度率變化
3。測量平臺電源
4。使直接存儲器存取和改變各個
直接存儲器存取各個機構的時間
5。修理中斷審核率(ITR)
價值
6。測量平臺電源
?平臺-測試設定
?2×2.93兆赫Xeon?四核cpu
(X5570)
?12 GB的(2048×6)DDR3 1333兆赫
記憶
?BIOS拖欠-增強C-states,C6 /
|